0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
PLL620-09OC-R

PLL620-09OC-R

  • 厂商:

    PLL

  • 封装:

  • 描述:

    PLL620-09OC-R - Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal) - PhaseLink ...

  • 详情介绍
  • 数据手册
  • 价格&库存
PLL620-09OC-R 数据手册
PLL620-09OC-R
### 物料型号 - PLL620-05/-06/-07/-08/-09

### 器件简介 PLL620-0x系列是一款专为高频基本频率和三次谐波晶体设计的XO IC。它们具有低抖动和低相位噪声的特性,非常适合高频XO的要求。这些器件能够在晶体上实现非常低的电流,从而获得更好的整体稳定性。

### 引脚分配 - VDD:+3.3V电源。 - XIN:晶体输入。 - XOUT:晶体输出。 - OE:输出使能。 - GND:地线。 - DRIVSEL(PLL620-06特有):驱动选择输入,用于设置高驱动或标准驱动CMOS输出。 - CLKT、CLKC:分别为PECL或LVDS的真输出和互补输出。 - SELO、SEL1、SEL2、SEL3:乘法器选择引脚。

### 参数特性 - 供电电压:3.3V。 - 工作频率:100MHz至200MHz(基本频率)或第三谐波晶体。 - 输出范围:100-200MHz(无乘法),200-400MHz(2倍乘法),400-700MHz(4倍乘法),800MHz-1GHz(PLL620-09仅,8倍乘法)。 - 支持3.3V电源供应,提供16引脚(TSSOP或3x3mm QFN)封装。

### 功能详解 - 该系列IC能够在晶体上实现非常低的电流,从而获得更好的整体稳定性。 - 提供CMOS(标准驱动PLL620-07或可选驱动PLL620-06)、PECL(使能低PLL620-08或使能高PLL620-05)或LVDS输出(PLL620-09)。 - 通过SEL引脚选择乘法器,实现不同的输出频率。

### 应用信息 适用于需要低相位噪声和低抖动的应用,如通信系统、导航系统等。

### 封装信息 - 16引脚TSSOP封装。 - 3x3mm QFN封装。
PLL620-09OC-R 价格&库存

很抱歉,暂时无法提供与“PLL620-09OC-R”相匹配的价格&库存,您可以联系我们找货

免费人工找货