完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
检查下编译时,时序约束和引脚约束有没有问题
|
|
|
|
|
|
我也出现过这样的情况,你是不是在quartus ii中编译的测试文件,
直接用quartus ii调用modelsim,在quartus ii编译成功的是.v文件,不是测试文件.vt |
|
|
|
|
houxiaoxiao 发表于 2015-9-24 16:32 我是编译.v文件没有出错,但是仿真就提醒有错,还有我不是自动调用的,我是自己写do 文件的 |
|
|
|
|
|
这个我就不知道了,我都是直接调用的
|
|
|
|
|
|
我记得明德扬的视频和电子书有讲这部分的,可以参考
|
|
|
|
|
|
|
|
|
|
|
|
可否贴出报错截图
|
|
|
|
|
|
综合后,还要编写testbench文件。具体assignment中settings——simulation(toolname为modelsim-altea,output netist为verilog),点ok,然后processing——start——start test bench、、会有一个提示成功,然后file——open——simulation(你所编写代码的文件夹里面)—modelsim,到这里会看到一个rtl_work的文件夹,在下面的文件名打一个*号,再点打开,会出现很多不同后缀的文件,找到后缀为.VT的文件。直接双击,这时打开的就是testbench文件,写好后保存。再打开assignment——setting,最下面,将compile test bench选中,点击后面的testbenchs——new——testbench name(这个的后缀为X_vlg_tst,X就是你的模块名),写完记得点击ADD ,然后一路点击OK,最后再菜单tools进行仿真即可
|
|
|
|
|
|
有谁知道用quartus,调用modelsim仿真时,为什么modelsim一闪就关闭吗?但是我单独打开modelsim时,又是正常的
|
|
|
|
|
叶大兵亮 发表于 2015-10-12 21:15 那个名字好像是有两个的,一个是的的。vt文件名,一个才是模块名 |
|
|
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1472 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1067 浏览 0 评论
2556 浏览 1 评论
2245 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2515 浏览 0 评论
1958 浏览 54 评论
6032 浏览 113 评论
/7
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 00:35 , Processed in 0.673936 second(s), Total 61, Slave 55 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
11711