0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

走线高速信号走线的九大规则

云创硬见 来源:云创硬见 作者:云创硬见 2020-02-14 11:53 次阅读

规则一:高速信号走线屏蔽规则

如上图所示:
在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。
建议屏蔽线,每1000mil,打孔接地。

规则二:高速信号的走线闭环规则
由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

规则四:高速信号的特性阻抗连续规则
高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

规则五:高速PCB设计的布线方向规则
相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

规则六:高速PCB设计中的拓扑结构规则
在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

规则七:走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

规则八:回流路径规则

所有的高速信号必须有良好的回流路径。近可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

规则九:器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    11

    文章

    2614

    浏览量

    75106
  • 走线
    +关注

    关注

    3

    文章

    102

    浏览量

    23255
  • 云创硬见
    +关注

    关注

    10

    文章

    11

    浏览量

    8149
收藏 人收藏

    评论

    相关推荐

    AD9446 LVDS信号线的PCB线的差分对间等长有没有要求?

    我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线的PCB线的差分对间等长有没有要求?(PS:16对差分线,都做等长好复杂)谢谢!
    发表于 12-18 06:26

    PCB线不要随便拉

    、天桥环岛,每条道路的出现都是有它的详细规划,布线亦是如此。 1布线优先次序要求 a) 关键信号线优先:电源、摸拟小信号高速信号、时钟信号
    发表于 12-12 09:23

    高速信号线必须pcb外层吗?

    比如射频线或者一些高速信号线,必须多层板外层还是内层也可以
    发表于 10-07 08:22

    高速信号的走线闭环规则

    解决。 高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进
    的头像 发表于 05-22 09:15 745次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>的走线闭环<b class='flag-5'>规则</b>

    PCB线规则与一些技巧介绍

    表:  PCB布线应遵循的基本规则如下:  1. 控制线的方向  在PCB布线时,避免将不同的信号在相邻层形成同一方向,相邻层的
    发表于 04-17 14:59

    PCB蛇形线高速系统中的主要作用

    ,都会包含数据通道和时钟通道。或者是一些总线协议,都是数据和时钟同步传输。那么,在实际的高速系统当中,这些时钟信号和数据信号都是同步的从主芯片中发送出来的,如果我们的PCB
    发表于 04-13 16:19

    PCB线的设计细节详解

    的减少。建议线宽度不少于0.254mm,差分信号线的间距不少于0.254mm.这样尽可能的接近90 ohm的差分阻抗。  高速的USB  为了获得理想的信号质量建议
    发表于 04-13 16:09

    PCB线跟哪些因素有关?如何计算PCB线的线宽?

    来说,没有按照正确的方法评估线线宽,可能导致电流过大,烧毁板子线;对于高速信号来说,没有合适
    发表于 04-12 16:02

    PCB线与各类信号布线注意事项

      MIPI信号线相关要求  MIPI总线在目前的移动设备手机/平板的LCD或者Camera应用的十分广泛。  以下是MIPI信号线
    发表于 04-12 15:08

    PCB布局时数字高频信号跟模拟低频信号线很近会不会造成干扰?

    PCB布局时如果数字高频信号线跟模拟低频信号线相邻得很近,会不会造成互相的干扰?
    发表于 04-12 14:27

    PCB高速差分信号线四层怎么弄?

    夹杂在差分信号之间的非查份(单独一条)线方式有什么要求吗?这就是要画的连接线PCB高速差分信号线四层怎么弄,还要求阻抗,就是一个连接线
    发表于 04-07 17:46

    芯片那么小,封装基板线损耗能大到哪去?

    一博高速先生成员:黄刚相比于一块PCB的载板,芯片封装基板的大小放在PCB板里面,可能只占其中的一小部分,然后去对比在封装基板上的线和在PCB板上的
    发表于 04-07 16:48

    蛇形线用在哪里,一文告诉你

    计算机板中出现,其主要起到一个滤波电感和阻抗匹配的作用,提高电路的抗干扰能力。计算机主机板中的蛇形线,主要用在一些时钟信号中,如 PCI - Clk,AGPCIk、IDE、DIMM 等信号线
    发表于 03-22 10:33

    PCB线中的传输线相关知识讲解(下)

    不连续造成的影响较小(和高速信号定义类似)。如图5、6不同长度阻抗不连续线造成的反射影响的仿真。  图4、5 ADS仿真:不同长度阻抗不连续
    发表于 03-07 16:06

    PCB线中的传输线相关知识讲解(上)

    是导体就行,对于电气网络理论上并无要求。比如,常见的DDR线设计中,一般都用电源层作为DDR信号的参考平面。  那么为什么大多数的设计仍然竭力寻求用GND作参考平面?第一,因为多数芯片设计中
    发表于 03-07 15:57