0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看威廉希尔官方网站 视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

兆松科技ZCC工具链全面支持Andes晶心科技全系列的RISC-V 处理器

AndesTech 来源:AndesTech 2023-08-08 11:33 次阅读

芯片硬件协同设计解决方案服务提供商兆松科技TerapinesTechnology),宣布兆松科技的 ZCC 工具链全面支持Andes晶心科技(Andes Technology; TWSE: 6533)全系列的 RISC-V 处理器。ZCC工具链目前在嵌入式、高性能、AI芯片等多个领域的表现都处于国际领先水平。

Andes晶心科技是32及64位高效能、低功耗RISC-V处理器核心领导供货商、RISC-V国际协会(RISC-V International)的创始首席会员,也是将RISC-V推向主流的主导力量。近日,兆松科技也正式加入RISC-V International,成为其战略会员。ZCC全面支持AndeStar V5指令集,意味着晶心科技及其合作伙伴可以在 V5架构的 RISC-V CPU产品中使用 ZCC 工具链,以达到更高代码密度和性能,从而满足更加广泛的应用需求。

ZCC工具链相较Andes晶心科技AndeSight IDE 所提供的LLVM编译器,可以进一步将AndesCore AX45 双发射8级流水线处理器CoreMark分数提升6%,在Embench-IoT(-O3)测试中同时实现了18.9%的性能提升和11.8%的代码密度优化;在Embench-IoT(-Os)测试同时实现了10%的代码密度优化和9.1%的性能提升。

c97d41ba-3597-11ee-9e74-dac502259ad0.png

c9e620d6-3597-11ee-9e74-dac502259ad0.png

根据SPECInt2006动态指令数测试结果,相较开源LLVM 16.0,ZCC针对RISC-V RV64GCBV处理器的优化减少指令数30%,针对RISC-V RV64GCB处理器的优化减少指令数13%;

ca4b16c6-3597-11ee-9e74-dac502259ad0.png

根据典型AI算子动态指令数结果,兆松科技ZCC工具链自动向量化性能相较于开源编译器最高提升91倍,意味着ZCC工具链可以为AI芯片的开发带来前所未有的优势,在性能和手写算子库不相上下甚至超过手写算子库的情况下,可以大幅降低算子库的维护成本。

ca8b2946-3597-11ee-9e74-dac502259ad0.png

兆松科技CTO伍华林表示,「兆松科技从ZCC工具链全面支持AndeStar V5的指令集作为起点,将逐步和晶心科技建立更进一步的合作,除了从工具链的代码密度和性能等优势上,帮助AndesCore RISC-V CPU IP更具有竞争力,未来还将提供软硬件协同设计工具,虚拟模型性能仿真工具等,帮助晶心科技的客户,高效的设计出有竞争力的芯片。」

「很高兴看到兆松科技与Andes晶心科技合作协助我们的共同客户,大幅优化发挥出RISC-V处理器的效能, 同时进一步缩减代码。」Andes晶心科技总经理暨威廉希尔官方网站 长苏泓萌博士表示,「RISC-V威廉希尔官方网站 持续快速发展,我们期许持续拓展生态系为客户提供专业开发工具的支持,进一步保障客户的产品效能与竞争力。」

责任编辑:彭菁

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    17760

    浏览量

    221323
  • 编译器
    +关注

    关注

    1

    文章

    1554

    浏览量

    48458
  • 晶心科技
    +关注

    关注

    0

    文章

    89

    浏览量

    18041
  • RISC-V
    +关注

    关注

    41

    文章

    1781

    浏览量

    44854

原文标题:兆松科技 ZCC 工具链全面支持Andes晶心科技 RISC-V 处理器

文章出处:【微信号:AndesTech,微信公众号:AndesTech】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Andes晶心科技正式推出AndesCore® AX65全新RISC-V乱序执行、超纯量、多核处理器

    高效率、低功耗、32/64 位 RISC-V 处理器核的领先供货商和 RISC-V 国际协会创始首席成员Andes晶心科技,宣布全面推出高性
    的头像 发表于 01-17 13:48 401次阅读

    RISC-V处理器对应什么开发环境?

    RISC-V处理器是开源的,那开发环境需要厂商自己开发还是沿用传统的开发环境呢?比如keil
    发表于 01-13 19:18

    Andes、TASKING与MachineWare合作推动RISC-V ASIL车用芯片开发

    TASKING的系统级验证和调试工具目前已可支持通过ISO26262认证的Andes晶心科技RISC-V处理器IP并由MachineWare
    的头像 发表于 12-19 15:14 328次阅读

    开发出商用的RISC-V处理器还需要哪些开发工具和环境?

    全世界范围来看,在RISC-V威廉希尔官方网站 阵营中,台湾的Andes公司(科技)开发的编译、开发工具
    发表于 11-18 06:05

    读《玄铁RISC-V处理器入门与实战》

    是由美国伯克利大学的 Krest 教授及其研究团队提出的,当时提出的初衷是为了计算机/电子类方向的学生做课程实践服务的。由于这是伯克利大学研究并流片的第五代RISC架构处理器,因此就命名为RISC-V
    发表于 09-28 11:58

    RISC-V设计支持工具支持RISC-V威廉希尔官方网站 的基础

    RISC-V设计支持工具支持RISC-V威廉希尔官方网站 的基础 ppt分享
    发表于 07-14 17:15 9次下载

    开源芯片系列讲座第09期:RISC-V软硬件协同设计全流程软件栈直播PPT分享

    ,已经成为芯片行业面临的一大难题。松科技针对这一行业难题,设计了敏捷芯片开发工具--软硬件协同设计工具,用以全面加速芯片设计公司的产品研发
    发表于 06-14 15:19

    RISC-V,正在摆脱低端

    在同样的指令集架构下还去重复“造轮子”。因此在一些基础的编译工具、操作系统,比如GCC/LLVM,Linux等,希望整个行业能够合力去共同打造,而不是说每个RISC-V处理器厂家都要
    发表于 05-30 14:11

    我所知道的RISC-V在中国的发展

    主要包括平头哥、芯来、赛昉及睿思芯科等本土企业提供IP、编译工具等产品。设计环节包括海思、瑞芯微、易创新等众多企业,应用涵盖MCU、边缘计算芯片等领域,中国
    发表于 04-14 22:22

    香山处理器 RISC-V的典范

    https://github.com/JiaoXianjun/XiangShan谈到RISC-V,应该都会想到香山处理器。其经历了几代的演进,性能越来越高。采用Chisel Rocketchip框架,能够方便的定制属于你的RISC-V
    发表于 04-14 15:51

    RISC-V的前景预言

    型的AI芯片,即需要通过底层架构创新来实现更好的算法和硬件融合的芯片,RISC-V可能是个不错的选择,可以让芯片开发者有更多的灵活性来设计处理器的微架构,并且一些底层和基础的工具和指
    发表于 04-05 12:16

    我了解的RISC-V

    使用,同时也容许企业添加自有指令集拓展而不必开放共享以实现差异化发展。 架构简单 RISC-V架构秉承简单的设计哲学。体现为: 在处理器领域,主流的架构为x86与ARM架构。x86与ARM架构的发展的过程
    发表于 03-19 10:52

    RISC-V和开源处理器之间是什么关系?

    RISC-V和开源处理器之间是什么关系?
    发表于 03-09 10:06

    RISC-V MCU开发实战(一) :DHT11

    一种。MRS是一款针对嵌入式项目(RISC-V/ARM)的集成开发环境,提供了包括编辑、C编译、宏汇编、链接、库管理、仿真调试和下载
    发表于 03-06 15:17

    请问ESP32s3 ULP RISC-V处理器是否支持ADC的读取?

    我在ULP RISC-V处理器的例程中,没有发现有对ADC的操作,请问RISC-V处理器目前还不支持吗?使用的IDF版本为4.4.2。我
    发表于 03-06 06:33